RISC-V ve soporte para nuevas extensiones ISA en Linux 6.11

Palmer Dabbelt publicó el sábado actualizaciones de la arquitectura RISC-V para la ventana de integración en curso de Linux 6.11.

Lo más destacado de las actualizaciones de RISC-V de este ciclo es la adición de soporte para varias extensiones ISA nuevas. Las extensiones RISC-V recientemente habilitadas incluyen el Zve32[xf] y zve64[xfd] Las extensiones de conmutación vectorial (Zve*) pueden ser de interés para algunos junto con Zawrs como una matriz de cola en reserva para ayudar a permitir que los núcleos RISC-V entren en un estado de bajo consumo de energía mientras esperan el almacenamiento en una ubicación de memoria.

Placa VisionFive 2 RISC-V

RISC-V con Linux 6.11 también incluye una serie de mejoras de rendimiento y compatibilidad con la entrega de memoria activa. El código de conexión en caliente de la memoria en RISC-V también permite cancelar la conexión en caliente de la memoria.

Se pueden encontrar más detalles sobre los cambios de RISC-V para Linux Merge Window 6.11 a través de Esta es una solicitud de retiro.

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *